本書系統(tǒng)介紹了數(shù)字電路邏輯設(shè)計的基本知識、基本理論、基本器件和基本方法,詳細(xì)討論了各種邏輯電路的分析、設(shè)計方法以及功能實現(xiàn)的全過程。全書分為8章,內(nèi)容包括基本知識、邏輯代數(shù)基礎(chǔ)、集成邏輯門、組合邏輯電路、集成觸發(fā)器、時序邏輯電路、可編程邏輯器件和綜合應(yīng)用舉例。各章均附有思考題和練習(xí)題。為了滿足廣大讀者學(xué)習(xí)的需要,最后提
本書共有8章,內(nèi)容包括邏輯代數(shù)基礎(chǔ)知識:數(shù)制與編碼、基本邏輯運算和組合邏輯運算、邏輯代數(shù)的公式、基本定律和規(guī)則,邏輯函數(shù)的代數(shù)化簡法和卡諾圖化簡法;基本邏輯門電路、集成邏輯門電路;組合邏輯電路的分析和設(shè)計、常用集成組合邏輯電路、組合邏輯電路的競爭與冒險;基本RS觸發(fā)器、同步觸發(fā)器、邊沿觸發(fā)器;時序邏輯電路的分析方法和設(shè)
《數(shù)字邏輯電路設(shè)計實踐教程》以Xilinx公司的VivadoFPGA設(shè)計套件為開發(fā)工具,以Verilog硬件描述語言為編程方法,以Xilinx公司的Basys3和Nexys4開發(fā)板為實驗平臺,將數(shù)字邏輯電路原理分析與設(shè)計方法相結(jié)合,從實驗環(huán)境和設(shè)計語言介紹開始,循序漸進地介紹了數(shù)字邏輯電路中常用組合邏輯電路和時序邏輯電
《數(shù)字電子技術(shù)基礎(chǔ)考研大串講》是高等院校電氣信息、電子信息科學(xué)類專業(yè)“數(shù)字電子技術(shù)基礎(chǔ)”課程的考研指導(dǎo)書!稊(shù)字電子技術(shù)基礎(chǔ)考研大串講》對“數(shù)字電子技術(shù)基礎(chǔ)”課程的內(nèi)容進行概括和總結(jié),給出需要掌握的要點及考研考點,并且精解了部分重點高校近年來研究生入學(xué)考試試題中對應(yīng)考點的例題,每章后面給出了一些習(xí)題及詳細(xì)解答,最后給出
全書共分10章。理論內(nèi)容主要包括邏輯代數(shù)、集成門電路、組合邏輯電路、觸發(fā)器、時序邏輯電路、脈沖信號的產(chǎn)生與整形、模擬量和數(shù)字量的轉(zhuǎn)換、半導(dǎo)體存儲器和可編程邏輯器件。在每一章中,都結(jié)合相應(yīng)內(nèi)容設(shè)有實際應(yīng)用電路舉例。本書第9章為可編輯邏輯器件的應(yīng)用,第10章為數(shù)字電路應(yīng)用設(shè)計舉例,其中列舉了三個數(shù)字系統(tǒng)設(shè)計實例,使理論與實
本書根據(jù)教育部高等學(xué)校"數(shù)字電子技術(shù)”課程教學(xué)內(nèi)容的基本要求編寫,編寫中力求做到結(jié)合工程實際,并充分考慮到現(xiàn)代數(shù)字電子技術(shù)的飛速發(fā)展。本書既有嚴(yán)密完整的理論體系,又具有較強的實用性。本書將數(shù)字電子技術(shù)內(nèi)容進行整合重構(gòu),實現(xiàn)了理論和實踐的有機融合。主要內(nèi)容包括數(shù)字邏輯電路基礎(chǔ)、邏輯門電路、組合邏輯電路、觸發(fā)器、時序邏輯電
本書可作為應(yīng)用型本科(職業(yè)教育本科)院校電子信息工程、通信工程、計算機工程、機電一體化、工業(yè)自動化、電子科學(xué)與技術(shù)等專業(yè)學(xué)生《數(shù)字邏輯電路實驗》課程的基本實驗教材,亦可供其它專業(yè)師生及相關(guān)領(lǐng)域的工程技術(shù)人員參考。本書是一本密切配合數(shù)字電子技術(shù)基礎(chǔ)課程的實驗指導(dǎo)書,全書包括十五個實驗,每個實驗安排五個內(nèi)容,均選用較為典型
本書分為三個篇章8個章節(jié),對《數(shù)字電子技術(shù)》課程的教學(xué)思考、教材研究、教法探索、知識點精髓以及部分教學(xué)案例進行了詳細(xì)闡述。*篇為教材篇:對中外教材的整體構(gòu)思和寫作風(fēng)格進行詳細(xì)的比對研究,找出各教材對知識點的不同理解和處理方法,通過比對式的整體把握,脫離具體教材約束提出對教材內(nèi)容知識點分布的分解以及重構(gòu)方法,幫助讀者打通
本教材是根據(jù)高等院校電類專業(yè)數(shù)字電子技術(shù)課程教學(xué)大綱,結(jié)合編者的教學(xué)實踐與應(yīng)用編寫而成。本書按不同的實驗教學(xué)平臺構(gòu)建相關(guān)內(nèi)容,包括:使用面包板和元器件搭建的基礎(chǔ)實驗,采用EDA實驗箱下載的綜合設(shè)計型實驗,和更加靈活實用的系統(tǒng)課程設(shè)計。附錄中給出了VerilogHDL和兩款常用可編程邏輯開發(fā)軟件的使用方法。